<li id="wkceg"></li>
<rt id="wkceg"><delect id="wkceg"></delect></rt>
<bdo id="wkceg"></bdo>
<strike id="wkceg"><acronym id="wkceg"></acronym></strike>

  • 帳號:
    密碼:
    智動化 / 文章 /

    電路保護巧設計:使用比較器實現欠壓/過壓閉鎖設計
    [作者 Alan Yang]   2022年06月02日 星期四 瀏覽人次: [10631]

    本文詳細探討如何使用比較器來實現電路保護中的欠壓/過壓閉鎖,並利用電阻分壓器調整電源欠壓和過壓閉鎖閾值,同時透過導入遲滯設計來提高整個電路抗雜訊能力。


    在電子設備的實際應用中,可能會遇到輸入電壓不穩的情況。例如使用電池的可攜式設備應用,輸入電壓Vin可能很難保持非常穩定。為了防止電壓過低或過高影響後續電路,有時有必要增加欠壓/過壓閉鎖設計。


    欠壓閉鎖(UVLO)/過壓閉鎖(OVLO)兩個概念的定義如下:


    ? 欠壓閉鎖(UVLO):輸入電壓達到某一閾值,後續電路導通,可防止下游電子系統在異常低的電源電壓下工作。


    ? 過壓閉鎖(OVLO):輸入電壓超過某一閾值,後續電路斷開,可保護系統免受極高電源電壓的影響。


    本文探討如何使用比較器來實現欠壓/過壓閉鎖,並利用電阻分壓器調整電源欠壓和過壓閉鎖閾值,同時透過導入遲滯設計來提高整個電路抗雜訊能力。


    欠壓閉鎖(UVLO)電路設計

    如圖1所示,為了實現欠壓閉鎖(UVLO)電路設計,我們需要:


    ? 一個比較器


    ? 一個基準電源VT


    ? 一個功率開關(比如MOS電晶體)


    ? 分壓電阻,用來調節閾值


    ?



    圖1 : 電阻分壓設計中的欠壓閉鎖電路(source:ADI)
    圖1 : 電阻分壓設計中的欠壓閉鎖電路(source:ADI)

    當輸入電壓從0 V開始上升到UVLO閾值電壓之前,功率開關保持斷開狀態;超過UVLO閾值電壓,功率開關導通,整個電路正常工作。


    欠壓閉鎖(UVLO)+ 過壓閉鎖(OVLO)電路設計

    與使用兩個電阻串聯相比,三個電阻串聯可設置欠壓和過壓閉鎖閾值。



    圖2 : 欠壓閉鎖(UVLO) + 過壓閉鎖(OVLO)電路設計(source:ADI)
    圖2 : 欠壓閉鎖(UVLO) + 過壓閉鎖(OVLO)電路設計(source:ADI)

    如圖2所示,兩個比較器輸出連接到邏輯及閘,邏輯及閘再連接功率開關。


    當輸入電壓從0V到UVLO閾值電壓,電路斷開;從UVLO閾值電壓到OVLO閾值電壓,電路導通;超過OVLO閾值電壓,電路斷開。


    ■ 功率開關的選擇:N溝道MOS電晶體 vs. P溝道MOS電晶體

    在欠壓/過壓閉鎖設計中,功率開關可以使用N溝道或P溝道MOS電晶體來實現。


    使用N溝道MOS電晶體做為功率開關時,會有一個小問題,如圖3所示:



    圖3 : 使用N溝道MOS電晶體,做為欠壓閉鎖電路功率開關(source:ADI)
    圖3 : 使用N溝道MOS電晶體,做為欠壓閉鎖電路功率開關(source:ADI)

    當柵極(G)電壓為低電壓(例如:0 V)時斷開(高電阻)。當柵極(G)電壓為高電壓時導通,為了完全導通(低電阻)N溝道MOS電晶體,柵極(G)電壓必須比源極電壓(S)高出MOS電晶體閾值電壓。而導通時,MOS電晶體源極(S)與漏極(D)電壓一致,也就是要求柵極(G)電壓必須比電源電壓高出MOS電晶體閾值電壓。因此,這需要使用電荷泵來解決這個問題。


    當然,使用一些專用的欠壓/過壓保護晶片—例如LTC4365、LTC4367和LTC4368整合了比較器和電荷泵。可驅動N溝道MOSFET,同時靜態功率消耗較低。


    P溝道MOSFET不需要使用電荷泵,但閘極電壓極性相反;亦即低電壓時開關導通,而高電壓時斷開P溝道MOS電晶體。


    帶有遲滯功能的欠壓閉鎖電路/欠壓閉鎖電路

    對於上述應用,如果輸入電壓上升緩慢並且有雜訊,或者在電池的應用場景中,電池本身的內阻導致電壓隨著負載電流變大而下降,比較器輸入電壓可能會在閾值電壓附近波動。


    為了避免這種類型的波動導致電路的反覆振盪,需要導入遲滯來避免這種振盪。比如使用有磁滯的比較器,或者加一些被動元件來實現磁滯功能,進而提高比較器抗雜訊能力。


    如圖4所示,欠壓閉鎖電路中,在比較器的正輸入與輸出之間增加一個電阻(RH),來實現延遲。



    圖4 : 帶有遲滯功能的欠壓閉鎖電路(source:ADI)
    圖4 : 帶有遲滯功能的欠壓閉鎖電路(source:ADI)

    舉個直觀的例子,假設VT=1V,RT=10 × RB


    ? 不加RH時,則上升和下降閾值為11 V。


    ? 增加RH= 100 × RB,則上升輸入閾值為11.1V,下降閾值為10.09V;亦即遲滯為1.01V。注意該方法對OVLO無效。


    如果過壓OVLO需要帶有遲滯功能,該如何實現呢?增加遲滯的另一個方法是,可以加一個開關來改變底部電阻有效值。



    圖5 : 帶有遲滯功能的欠壓/過壓閉鎖電路(source:ADI)
    圖5 : 帶有遲滯功能的欠壓/過壓閉鎖電路(source:ADI)

    如圖5:當VIN高於閾值之後,比較器低電平輸出,斷開M1,進而使RH與整個電路斷開


    該方法在欠壓閉鎖電路和過壓閉鎖電路中均可使用。


    ■ 帶磁滯功能的比較器

    要實現磁滯功能,一種簡便的方法是直接使用帶磁滯功能的比較器。


    可以在Digi-Key篩選器中,在類型欄中選擇「窗口」,即是帶磁滯功能的比較器。



    圖6 : 在Digi-Key網站中搜索帶磁滯功能比較器
    圖6 : 在Digi-Key網站中搜索帶磁滯功能比較器

    這類比較器會針對上升輸入(例如:V +視窗寬度/2)和下降輸入(例如:V - 視窗寬度/2)提供不同的閾值。



    圖7 : 帶磁滯功能比較器的輸入輸出關係(source:ADI LTC1042CN8#PBF數據手冊)
    圖7 : 帶磁滯功能比較器的輸入輸出關係(source:ADI LTC1042CN8#PBF數據手冊)

    結論

    依據比較器的相同控制電路,利用電阻分壓器,可以輕鬆實現欠壓和過壓電路設計。面對電源雜訊,可以使用帶有遲滯功能的比較器,也可以調節回饋來實現遲滯功能,以防止電源超過閾值時出現電源開關打開和關閉顫振。


    (本文由Digi-Key Electronics提供;作者Alan Yang任職於得捷電子Digi-Key)


    相關文章
    ? 生產線資訊化管理的視覺信號
    ? 在物流追蹤應用中部署最新RFID進展
    ? 為大功率三相 AC 馬達選擇和應用機電接觸器
    ? 嵌入式開發中適用的記憶體選擇
    ? 不怕水的電容觸控感測器一招搞定!
    comments powered by Disqus
      相關新聞
    » 看好AI伺服器、電動車應用驅動 TPCA估今年PCB成長5.5%
    » 第三屆香港國際創科展聚焦五大科技領域
    » 意法半導體 65W 氮化鎵轉換器 提供節省空間的高效電源解決方案,適用於成本考量之應用
    » 意法半導體推出後量子密碼學解決方案,為嵌入式系統提供量子抗性
    » 美關稅抑制投資及消費動能 TrendForce下修筆電、伺服器、手機展望
      相關產品
    » 意法半導體推出新款智慧型功率開關,具備小巧外型、高效率與高度可靠性
    » 意法半導體推出全方位參考設計,專為低壓高功率馬達應用打造
    » 開發人員均可開始使用Nordic Semiconductor nPM2100
    » 意法半導體 250W MasterGaN 參考設計加速高效與小型化工業電源供應器設計
    » 意法半導體推出創新衛星導航接收器 加速精準定位技術普及,適用於車用與工業應用

    ?
    刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

    Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3
    地址:臺北數位產業園區(digiBlock Taipei) 103臺北市大同區承德路三段287-2號A棟204室
    電話 (02)2585-5526 #0 轉接至總機 / E-Mail: webmaster@hope.com.tw
    主站蜘蛛池模板: 余干县| 云林县| 吉首市| 金川县| 崇州市| 榆社县| 林甸县| 五台县| 江城| 渝中区| 桑日县| 宜川县| 苏尼特左旗| 腾冲县| 佛冈县| 临江市| 沙田区| 化州市| 榆社县| 读书| 盱眙县| 铜陵市| 昌平区| 蛟河市| 江华| 安图县| 永福县| 古浪县| 万盛区| 通化县| 芒康县| 汉寿县| 三明市| 和硕县| 上饶市| 西畴县| 广水市| 广汉市| 绥化市| 桦南县| 大关县|